LAPORAN AKHIR 2 MODUL 2
Laporan Akhir 2 Modul 2
1. Jurnal [kembali]
2. Alat dan Bahan [kembali]
Alat
a. Software Proteus ver 8.17
Digunakan untuk merancang, menggambar, dan mensimulasikan rangkaian elektronik.
Bahan
a. IC 7474

IC 7474 itu termasuk TTL logic IC yang berisi Dual D-type Positive Edge Triggered Flip-Flop dengan preset dan clear.
IC 74LS112 (atau LS112) adalah IC logika jenis dual JK flip-flop dengan fitur negative-edge triggered, preset & clear.
c. Saklar SPDT
Komponen
mekanik untuk memilih dua posisi logika, yaitu terhubung ke VCC atau ke
ground. Switch ini digunakan sebagai input logika biner ke rangkaian.
Digunakan sebagai catu daya utama rangkaian digital.
Alat indikator untuk mendeteksi kondisi logika high atau low pada keluaran rangkaian digital.
3. Rangkaian [kembali]
4. Prinsip Kerja [kembali]
Prinsip kerja T Flip-Flop adalah mengubah (toggle) keadaan keluarannya setiap kali menerima pulsa clock jika input T bernilai logika 1, dan mempertahankan keadaan sebelumnya jika input T bernilai logika 0. Artinya, ketika T = 1 dan datang sinyal clock, output akan berbalik dari 0 menjadi 1 atau dari 1 menjadi 0, sedangkan saat T = 0, output tetap berada pada kondisi semula tanpa perubahan. Perubahan ini hanya terjadi pada tepi (edge) sinyal clock tertentu, tergantung pada jenis flip-flop yang digunakan (positif edge-triggered atau negatif edge-triggered). Karena kemampuannya untuk berpindah keadaan secara bergantian, T Flip-Flop banyak digunakan sebagai dasar dalam pembuatan counter biner, pembagi frekuensi, serta rangkaian penyimpanan bit pada sistem digital.
5. Video Percobaan [kembali]
6. Analisis [kembali]
7. Download [kembali]
Download File Rangkaian disini
.jpg)








Komentar
Posting Komentar